文档
选择下面的各个选项卡浏览每种类型的文档。或者使用过滤器只查看与您感兴趣的产品相关的文档。
某些文档受到限制(由下载按钮中的锁符号表示),需要支持门户帐户才能访问下载。要下载受限制的文档,请在系统提示时输入您的支持门户帐户凭据。没有支持门户帐户?在此处注册帐户: Achronix支持帐户注册
选择下面的各个选项卡浏览每种类型的文档。或者使用过滤器只查看与您感兴趣的产品相关的文档。
某些文档受到限制(由下载按钮中的锁符号表示),需要支持门户帐户才能访问下载。要下载受限制的文档,请在系统提示时输入您的支持门户帐户凭据。没有支持门户帐户?在此处注册帐户: Achronix支持帐户注册
标题 | 说明 | 版本 | 发布日期 | 文档文件 |
---|---|---|---|---|
如何使用FPGA设计SmartNIC以提高服务器计算能力(WP017) | 智能服务器适配器或SmartNIC通过从服务器CPU卸载网络处理工作负载和任务来提高云和私有数据中心的服务器性能。将网络处理卸载到SmartNIC并不是一个新概念——例如,有些NIC可以卸载一些网络处理功能,如校验和计算和分段。然而,由软件定义网络(SDN)、开放式虚拟交换机(OVS)和网络功能虚拟化(NFV)驱动的数据中心网络流量的快速爆炸需要一种具有更大卸载能力的新型NIC:SmartNIC。 |
1.0 | 下载 | |
使用Achronix Speedcore嵌入式FPGA更快、更快、更便宜地挖掘加密货币(WP014) | Monero等新的加密货币引入了ASIC电阻和内存硬度,以防止ASIC的构建,使一些运营商比其他无法使用相同技术的运营商具有竞争性的挖矿优势。本白皮书讨论了相关背景,并提出了一种基于Achronix Speedcore™嵌入式FPGA(eFPGA)的解决方案,使用户能够重新获得比竞争解决方案更有利可图的优势。 |
1.0 | 下载 | |
如何满足使用Speedcore eFPGA的自动驾驶汽车系统的动力性能和成本(WP015) | 在未来先进的全自动驾驶汽车中,数十甚至数百个分布式CPU和众多其他处理元件的存在是有保证的。外围传感器融合和其他处理任务可以由ASIC、SoC或传统FPGA完成。但是,嵌入式FPGA块的引入,如Achronix的Speedcore eFPGA IP,在更短的延迟、更高的安全性、更大的带宽和更好的可靠性方面提供了许多系统设计优势,这在使用CPU、GPU甚至独立FPGA时根本不可能实现。 |
1.0 | 下载 | |
2018年,我们再次向边缘推进(WP012) | 在过去的十年里,集中式计算出现了巨大的增长,数据处理流向云端,以利用低成本的专用数据中心。这一趋势似乎与计算的总体趋势相悖——这一趋势始于大型机,但逐渐转向环境智能和物联网(IoT)。随着我们进入2018年,这种集中化正在达到极限。驱动下一波应用程序所需的数据量开始迫使方向发生变化。 |
1.0 | 下载 | |
使用Speedcore自定义块增强eFPGA功能(WP009) | Achronix Speedcore™eFPGA IP可以集成在SoC中,用于高性能、计算密集型和实时处理应用,如人工智能、汽车传感器融合、网络加速和无线5G。Speedcore eFPGA IP是SoC开发人员的游戏规则改变者,使他们能够通过在ASIC中包含FPGA技术来增加产品的灵活性。对于SoC开发,公司指定最能满足其需求的查找表(LUT)逻辑、嵌入式存储块和DSP块的数量和组合。除了这些功能,Achronix现在还为公司提供了定义自定义块功能的能力,这些功能针对其应用进行了优化,也可以包含在eFPGA结构中。Speedcore定制模块提高了芯片面积效率,提高了性能,降低了功耗。 |
1.0 | 下载 |
标题 | 说明 | 版本 | 发布日期 | 文档文件 |
---|---|---|---|---|
测量精确的切换速率 | 在计算设计的动态功率时,任何功率估计的一个输入都是信号的切换率。在大多数情况下,使用的值将是12.5%或25%的行业标准之一,这些值来自各种设计。 |
1.0 | 测量_精度_记录仪_数据_AN010.pdf | |
设备分类方法(AN005) | 任何硅器件的制造过程都不可避免地会有变化,无论是基板或轨道的厚度、导体的纯度、晶片上管芯的位置,还是无数其他物理效应之一。 |
1.0 | 设备_工艺_方法_AN005.pdf |
标题 | 说明 | 版本 | 发布日期 | 文档文件 |
---|---|---|---|---|
Speedster7t 2D片上网络用户指南(UG089) | 真人百家乐系列设备具有网络层次结构,可在FPGA核心和外围接口之间以及FPGA内部逻辑之间实现极高速度的数据流。这种片上网络层次结构支持20Tbps的横截面双向带宽。它支持多种接口协议,包括GDDR6、DDR4/5、400G以太网和PCI Express Gen5数据流,同时大大简化了对内存和高速协议的访问。Achronix的二维片上网络(2D NoC)在整个设备中提供读/写事务,并在选定列中为400G以太网流提供专门支持。本用户指南中描述的2D NoC功能通常适用于整个Speedster7t系列设备。为了帮助用户了解2D NoC的具体连接和功能,本用户指南重点介绍AC7t1500设备中实现的2D NoC。 |
1.2 | 下载 | |
Speedster7t以太网用户指南(UG097) | Speedster7t设备包括高速以太网接口,可以支持各种以太网数据包协议,每个通道的速度高达400 Gbps。这些以太网接口与最新一代SerDes配对,单独支持100 Gbps数据速率。每个以太网接口有8个SerDes,每个接口可以支持2×400 Gbps以太网IP信道。 |
2.1 | 下载 | |
Speedster7t时钟和复位架构用户指南(UG083) | 本文档解释了真人百家乐中不同时钟网络的架构,并提供了如何使用时钟的信息。 |
1.2 | 下载 | |
Speedster7t高级用户指南(UG087) | 本文档介绍了Speedster7t 7t1500设备所需的不同电源以及每种电源的电压容限水平。还包括每个电源轨的连接指南以及板级电源网络共享方案的建议。 |
1.5 | 下载 | |
Speedster7t组件库用户指南(UG086) | Achronix Speedster7t组件库为用户提供了可以实例化到用户设计中的构建块。这些组件提供对低级结构基元、复杂I/O块和高级设计组件的访问。每个库元素条目都描述了组件的操作以及必须初始化的任何参数。还提供Verilog和VHDL模板来帮助实现用户的设计。 |
2.0 | 下载 |