视频

视频 标题 发布日期

使用Speedcore eFPGA定制块流提高性能,减小模具尺寸

Acronix营销副总裁Steve Mensor在旧金山举行的DAC 2018上发言。

学习共享——嵌入式FPGA时序闭合

Acronix系统架构师Kent Orthner在旧金山举行的DAC 2018上发言。

基于FPGA的模块化SmartNIC设计

使用Achronix发现SmartNIC的强大功能!产品营销总监Scott Schweitzer介绍了我们用于高速数据处理的模块化FPGA方法。最多有五个可重定位和动态放置的模块,您可以自定义网络数据包管理或深入了解高级网络流。

纳斯达克贸易谈判:实现数据加速的技术

Achronix首席执行官Robert Blake与Jill Malandrino一起参加纳斯达克#TradeTalks,讨论数据加速的技术。

用小芯片技术重新定义硬件架构

Rosenblatt的高级半导体分析师Kevin Cassidy主持了一场及时而内容丰富的网络研讨会,由Achronix首席执行官Robert Blake和Adeia工程高级副总裁Laura Mirkarimi主持,概述了小芯片在将未来的芯片组装在一起时将发挥的关键作用,这些芯片具有更高的性能、更低的功耗和更快的上市时间。

罗伯特·布莱克在CASPA 2018年会上

罗伯特·布莱克在CASPA 2018年会上发表演讲。主题:“应对AI/ML硬件挑战。”

史蒂夫·门索尔出席2018年ArmTechCon

Steve Mensor出席2018年ArmTechCon。主题:“使用Speedcore eFPGA IP加速基于Arm的SoC”

Achronix验证平台演示

Achronix Speedcore eFPGA IP为希望将嵌入式FPGA技术集成到其ASIC或SOC中的公司开辟了新的机会。Speedcore IP是一种高性能、可定制的可编程结构,允许客户定义逻辑、内存、DSP以及他们自己的自定义块的数量,以满足他们的应用需求。本视频演示了这种改变游戏规则的技术的验证平台。

eFPGA加速的基础知识

FPGA行业最激动人心的时刻

销售和营销副总裁Steve Mensor讨论了为什么这是过去30年FPGA行业最激动人心的时刻。他提供了关于真人百家乐和Speedcore eFPGA IP的Achronix业务更新,以及在各种高性能应用中不断增长的机会。

SmartNIC设计人员面临哪些挑战?

在与Achronix SmartNIC产品规划总监、Electronic Design的Bill Wong的讨论中,Scott Schweitzer谈到了SmartNIC的设计问题,从BMC复合体到可编程逻辑的需求。