视频

视频 标题 发布日期

如何为eFPGA计时,以及可能出现的问题

Achronix印度技术中心高级总监Namit Varma解释了如何对eFPGA进行计时,可能会出现什么问题,不同的时钟场景是什么,以及变化对过程的影响。

学习共享——嵌入式FPGA时序闭合

Acronix系统架构师Kent Orthner在旧金山举行的DAC 2018上发言。

使用Speedcore eFPGA定制块流提高性能,减小模具尺寸

Acronix营销副总裁Steve Mensor在旧金山举行的DAC 2018上发言。

从40-500MHz eFPGA到FPGA小芯片解决方案

在加利福尼亚州旧金山举行的DAC 2018上,对营销副总裁Steve Mensor的设计和再利用采访;6月24日至28日。

嵌入式FPGA:实现5G基础设施

4月5日,前Achronix战略与规划高级总监在美国圣克拉拉举行的2018年IP SoC日上讨论了eFPGA在5G基础设施中的作用th, 2018

Achronix验证平台演示

Achronix Speedcore eFPGA IP为希望将嵌入式FPGA技术集成到其ASIC或SOC中的公司开辟了新的机会。Speedcore IP是一种高性能、可定制的可编程结构,允许客户定义逻辑、内存、DSP以及他们自己的自定义块的数量,以满足他们的应用需求。本视频演示了这种改变游戏规则的技术的验证平台。

如何编程eFPGA

Achronix的系统架构师Kent Orthner与半导体工程公司讨论了如何对嵌入式FPGA进行编程,以及ASIC工程师的不同之处。

eFPGA验证:嵌入式FPGA与分立FPGA和ASIC的比较。

Achronix硬件工程副总裁Chris Pelosi与半导体工程公司讨论了如何验证嵌入式FPGA,以及如何将其与离散FPGA和ASIC的验证进行比较。

eFPGA测试

Achronix的Volkan Oktem与半导体工程公司就使用嵌入式FPGA的测试设计进行了交谈,包括如何规划覆盖范围以及成本。

EDACaféDAC 2017专访史蒂夫·门索尔

与EDACafé在DAC 2017上采访Achronix营销副总裁Steve Mensor。

eFPGA加速的基础知识