文档

下载最新版本的Achronix应用说明、数据表、产品简介、用户指南和白皮书。

选择下面的各个选项卡浏览每种类型的文档。或者使用过滤器只查看与您感兴趣的产品相关的文档。

某些文档受到限制(由下载按钮中的锁符号表示),需要支持门户帐户才能访问下载。要下载受限制的文档,请在系统提示时输入您的支持门户帐户凭据。没有支持门户帐户?在此处注册帐户: Achronix支持帐户注册

标题 说明 版本 发布日期 文档文件
使用FPGA加速数据中心(WP005)

随着技术行业处于十字路口——摩尔定律的有效废除——数据中心已成为技术行业的最佳选择,显示出健康的收入增长,并吸引了硬件和软件方面的新系统解决方案。与人工智能、机器人技术和物联网即将出现的奇迹的空灵承诺不同,数据中心的增长和创新正在此时此地发生,在其他新兴市场凭借自己的杀手级应用程序破茧而出之际,未来将更加光明。

1.0 下载
嵌入式FPGA——一种新的系统级编程范式(WP006)

当前关于半导体行业未来的公开辩论已转向对越来越多的技术选择的讨论,这些技术侧重于新的系统架构,以及通过电路、器件和封装设计中的新概念更好地利用可用硅。嵌入式FPGA的出现,事实上,不仅在微电子历史的这个时刻是必不可少的,而且是不可避免的。为了理解这一点,有必要回顾一下FPGA技术的历史。

1.0 下载
SoC中的EFPGA加速——理解Speedcore IP设计过程(WP008)

Speedcore设计和集成方法的定义充分考虑了ASIC工程团队必须应对的困难。ASIC开发团队可以使用ACE设计工具的产品或真人百家乐提供的交付成果,获取用户定义和编程的Speedcore实例的功能、时序和电源特性所需的所有文件和流程,以及成功重新配置已在现场部署的嵌入ASIC中的Speedcore IP的支持。这种方法已经在硅中得到了验证,并且很容易适应公司特定ASIC开发方法的变化和偏好。

1.0 下载
评估ASIC的Speedcore IP(WP007)

零阶段是Speedcore设计的开始,如何开始很重要。从技术角度来看,您需要探索将ASIC与Speedcore实例一起部署的可能性,该实例具有非常适合您当前和未来编程配置的资源组合,从而最大限度地发挥优势。Achronix将在这条道路上帮助您,在使用工具、基准设计和处理优化问题方面提供支持、培训和反馈。

1.0 下载
人工智能应用的理想解决方案——Speedcore eFPGA(WP011)

人工智能需要数据路径性能、内存延迟和吞吐量之间的谨慎平衡,这需要一种基于将尽可能多的功能拉入ASIC或SoC的方法。但是,单芯片设备需要可塑性,才能处理机器学习项目中不可避免的结构变化。添加eFPGA技术提供了市场所需的灵活性和对自定义逻辑的支持。Achronix不仅提供了AI就绪的eFPGA解决方案所需的构建块,还提供了一个支持从设计到调试和测试最终应用程序的框架。只有Achronix Speedcore IP具备支持新一代实时自学习系统的高级AI功能组合。

1.0 下载
标题 说明 版本 发布日期 文档文件
Speedcore eFPGA数据表(DS012)

Achronix Speedcore嵌入式FPGA(eFPGA)IP包括查找表、存储器和DSP块。这些块中的每一个都被设计为模块化的,以允许定义自定义终端系统所需的任何资源组合。

2.1  下载
真人百家乐数据表(DS015) Achronix 7nm 真人百家乐系列是专门为数据中心工作负载和网络基础设施等要求苛刻的应用提供极高性能而设计的。与这些高性能应用程序相关的处理任务,特别是与人工智能和机器学习(AI/ML)以及高速网络相关的任务,代表了数据中心中一些最苛刻的处理工作负载。 1.10 下载
Speedster 7t 7t1500引脚表

FBGA2597封装中Speedster7t AC7t1500的引脚表(Excel格式)。

2.1  下载
标题 说明 版本 发布日期 文档文件
设备分类方法(AN005)

任何硅器件的制造过程都不可避免地会有变化,无论是基板或轨道的厚度、导体的纯度、晶片上管芯的位置,还是无数其他物理效应之一。

1.0 设备_工艺_方法_AN005.pdf
测量精确的切换速率

在计算设计的动态功率时,任何功率估计的一个输入都是信号的切换率。在大多数情况下,使用的值将是12.5%或25%的行业标准之一,这些值来自各种设计。

1.0 测量_精度_记录仪_数据_AN010.pdf
ACE流程中的正式验证(AN013)

本应用程序说明涵盖了ACE环境中可用的正式验证支持。ACE目前能够在其设计流程中支持形式等效性检查,使用户能够根据ACE流程不同阶段的输出验证合成网表。

1.0 表格_验证_in_the_ACE_Flow_AN013.pdf
Speedcore eFPGA(AN007)上的路由重置信号

在FPGA设计中,复位信号有时会对时序或路由结果的整体质量产生重大影响。通常,建议通过利用初始值和编码来减少需要重置的逻辑元件的数量,这样只需要在少数端点上进行重置。

1.2 路由_重置_信号_on_Speedcore_eFPGA_AN007.pdf
快速核心eFPGA时钟设计规划(AN011)

Speedcore eFPGA具有强大的时钟架构。虽然一些设计只使用单个主时钟,但其他设计可能具有复杂的时钟方案。对于设计人员来说,了解Speedcore架构中可用的不同类型的时钟以及如何从可用的时钟资源中获得最佳设计非常重要。

1.0 时钟_设计_规划_速度_ FPGA _AN011.pdf
标题 说明 版本 发布日期 文档文件
Speedcore eFPGA测试芯片评估板(PB030)

Achronix的Speedcore eFPGA评估板包含16 nm Speedcore eFPGA测试芯片。评估板的Speedcore测试芯片经过定制,融合了LUT、BRAM、DSP64、DFF和许多I/O等资源,为展示、评估和测试Achronix的Speedcore技术提供了最佳的可编程平台。

1.0 下载
使用嵌入式FPGA最大限度地提高硬件保证(PB035)

在开发定制ASIC时实施安全的IP解决方案涉及克服开发、制造和供应链流程中的许多风险。随着全球威胁的增加,硬件保证对军事和国防应用越来越重要。通过使用eFPGA IP解决方案来存储关键任务IP,与传统的ASIC设计流程相比,供应链安全大大简化。

1.0 下载
Achronix工具套件(PB002)

Achronix工具套件与行业标准的合成工具协同工作,使FPGA设计人员(无论是独立的还是嵌入式的)能够轻松地将他们的设计映射到Achronix FPGA技术中。真人百家乐提供ACE以及Synopsys的Synplify Pro的Achronix优化版本,Synopsys是生产高性能和高成本效益FPGA设计的行业标准。

5.4 下载
Achronix公司背景介绍(PB029)

真人百家乐是一家总部位于加利福尼亚州圣克拉拉的私营无晶圆厂半导体公司,提供高性能FPGA解决方案。Achronix的历史是推动高性能FPGA市场边界的历史之一。

1.6 下载
VectorPath S7t-VG6加速卡

VectorPath®S7t-VG6加速卡与BittWare联合开发,旨在为人工智能(AI)、机器学习(ML)、网络和数据中心应用程序开发高性能计算和加速功能时缩短上市时间。

2023.06.05 下载
标题 说明 版本 发布日期 文档文件
Speedcore高级用户指南(UG066)

高级用户指南涵盖了Achronix默认电源和信号完整性签核方法以及所有相关签核条件。还包括电源轨集成指南、电源排序、上电复位和ESD指南。

1.8 下载
Speedster7t机器学习处理器用户指南(UG088)

机器学习处理器块(MLP)是一个最多32个乘法器的数组,后面是加法器树、累加器和舍入/饱和/归一化块。MLP还包括两个存储块,BRAM72k和LRAM2k,可以单独使用或与乘法器阵列结合使用。可用乘法器的数量随着每个操作数的位宽和输入数据的总宽度而变化。当MLP与BRAM72k结合使用时,MLP块的数据输入量会随着可用乘法器的数量而增加。 

0.9 下载
Speedster7t DDR用户指南(UG096)

Achronix 真人百家乐系列提供DDR子系统,使用户能够充分利用这些接口的低延迟和高带宽效率,用于高性能计算和机器学习系统等关键应用。DDR子系统支持符合JEDEC标准JESD79-4B的内存设备和功能。

1.0 下载
Speedcore时钟和复位架构用户指南(UG063)

本用户指南详细介绍了Speedcore实例的时钟结构,涵盖了全球核心时钟网络和接口时钟网络。本指南还涵盖了各种计时场景及其对计时关闭的影响。

2.0 下载
Speedcore软件集成和流程用户指南(UG062)

Speedcore软件集成和流程用户指南(UG062)

2.0 下载