使用eFPGA IP最大限度地提高硬件保证

使用eFPGA IP最大限度地提高硬件保证

在本次网络研讨会中,您将学习如何使用eFPGA技术最大限度地提高半导体制造过程中关键IP的硬件保证(HwA)。硬件保证对于在具有更高安全要求的应用中制造半导体至关重要。了解eFPGA如何帮助降低关键IP在ASIC整个生命周期内受到损害的风险,包括:

  • 从供应商处获取ASIC IP
  • ASIC设计过程•ASIC代工
  • 电路板设计
  • 合同制造商
  • PCB存储

通过将eFPGA IP集成到ASIC中,关键IP的安全性大大提高,消除了许多威胁。在本次网络研讨会之后,您将了解在传统ASIC设计过程中最大限度地提高硬件保证的挑战,以及在ASIC设计中添加eFPGA将如何显著减少ASIC供应链中关键IP的暴露。

提交人:

占位符图像
Raymond Nijssen-副总裁兼首席技术专家

Raymond在FPGA和EDA行业拥有超过25年的经验,担任过各种高级技术和管理职位。Nijssen先生加入Achronix担任首席软件架构师,负责管理软件开发团队,定义软件系统的基础和算法,并构建公司FPGA架构的关键方面。在目前的职位上,他负责公司现有产品的产品化以及未来产品新技术的研发。Nijssen先生毕业于荷兰埃因霍温理工大学,获得MSEE学位,并继续攻读VLSI EDA研究生课程。他拥有多项与位置和路由以及异步电路技术相关的专利。