使用具有PCIe Gen5接口的FPGA实现性能最大化

使用具有PCIe Gen5接口的FPGA实现性能最大化

 

在本次网络研讨会中,您将学习如何使用具有嵌入式PCIe Gen5接口的FPGA来最大限度地提高设计性能。您将了解为什么除了高速连接外,还需要处理传入的高带宽数据以提高应用程序性能。您将学习如何使用FPGA最大限度地提高应用程序带宽,FPGA包括:

 

  • 嵌入式PCIe Gen5 x16接口,速度可达512 GT/s
  • 能够提供超过20Tbps带宽的高速片上网络
  • 高性能GDDR6内存接口
  • 优化的算术单元,旨在支持AI/ML工作负载所需的数字格式

我们还将重点介绍支持PCIe Gen5的FPGA的几个应用用例,以及确保最大效率和带宽的重要FPGA设计考虑因素。

 

提交人:

占位符图像

Kent Orthner-系统工程高级总监

Kent Orthner在IP、半导体和嵌入式行业工作了20多年,专注于互连、IP互操作性和FPGA设计的各个方面。在加入Achronix之前,Kent是Arteris的工程副总裁,在那里他开发并发布了高度可扩展和可配置的Ncore缓存一致性SoC互连IP。在此之前,Kent在Altera工作了11年,领导了Qsys系统集成平台和SystemConsole调试基础设施的开发。在Achronix,Kent致力于前沿FPGA架构和SoC集成。Kent分别拥有渥太华大学计算机和电气工程学士学位和卡尔顿大学工程硕士学位。